摘要:FPGA驗證作為保證FPGA產(chǎn)品功能和可靠性的重要手段已經(jīng)備受關(guān)注。對接口芯片時(shí)序的驗證通常通過(guò)布局布線(xiàn)后仿真來(lái)進(jìn)行,但布局布線(xiàn)后仿真需要耗費大量的時(shí)間。本文介紹了一種基于反饋的SRAM接口時(shí)序驗證的方法,將FPGA輸入輸出連接成一個(gè)回路,驗證結果表明,與動(dòng)態(tài)仿真驗證相比,該種靜態(tài)時(shí)序驗證方法可以較早、快速、精確定位FPGA接口時(shí)序設計存在的問(wèn)題。縮短了驗證時(shí)間,提高了驗證效率、準確性和覆蓋率。